Принципы построения больших интегральных схем

Библиографическое описание статьи для цитирования:
Моногаров С. И., Коняев И. С. Принципы построения больших интегральных схем // Научно-методический электронный журнал «Концепт». – 2014. – Т. 20. – С. 3126–3130. – URL: http://e-koncept.ru/2014/54889.htm.
Аннотация. Данная статья посвящена вопросам принципов построения больших интегральных схем (БИС).
Комментарии
Нет комментариев
Оставить комментарий
Войдите или зарегистрируйтесь, чтобы комментировать.
Текст статьи
Коняев Иван Сергеевич,студент 3 курса Армавирского механикотехнологического института(филиала) ФГБОУ ВПО КубГТУ, г. Армавирkonyaev13@yandex.ru

Моногаров Сергей Иванович,кандидат технических наук, доцент кафедры внутризаводского электрооборудования и автоматики Армавирского механикотехнологического института(филиала) ФГБОУ ВПО КубГТУ, г. Армавирzxc6074@yandex.ru

Принципыпостроения больших интегральных схем

Аннотация. Данная статья посвящена вопросампринципов построения больших интегральных схем(БИС). Ключевые слова: БИС,большая интегральная микросхема, базовые матричные кристаллы, программируемые логические устройства.

В настоящее время в микроэлектронной аппаратуре используются как специализированные, так и универсальные микросхемы различной степени интеграции. В то же время наблюдается определённая тенденция широкого применения интегральных микросхем высокой степени интеграции –больших интегральных микросхем (БИС), о которых и пойдёт речь в данной статье.Универсальные микросхемы выпускаются большими тиражами и применяются в широком диапазоне электронных устройств, в то время как специализированные микросхемы выпускаются ограниченными тиражами и имеют строго определённую область применения.Специализированные БИС, выполненные на базовых матричных кристаллах(БМК)и программируемых логических устройствах(ПЛУ)имеют особенно широкое применение. Столь широкое применение обусловлено тем, что автоматизированное проектирование таких БИС занимает относительно короткий промежуток времени: порядка нескольких недель для БИС на основе БМК, нескольких дней –для БИС на основе ПЛУ.Рассмотрим принципы построения и параметры базовых матричных кристаллов. В состав БМК входят заранее сформированная матрица базовых ячеек (располагается в центральной части), а так же группу буферных ячеек, которые располагаются по периферии кристалла (рис. 1).В свою очередь в состав ячеек входят группы нескоммутированных элементов (транзисторов, конденсаторов, резисторов) и отрезков полупроводниковых шин, предназначенных для реализации пересекающихся электрических связей.Из элементов ячеек с помощью электрических связей в виде металлических (проводниковых) и полупроводниковых шин формируются различные функциональные элементы (триггеры, счетчики, регистры и др.), буферные элементы, а так жесоединения между ними.



а) б) в)Рисунок 1 –Типовые структуры БМК: а) со сплошным массивом однородных ячеек; б) с массивом однородных ячеек или макроячеек, разделённых вертикальными и горизонтальными каналами для проводников; в) с массивом неоднородных ячеек, разделённых горизонтальными каналами; 1 –матрица базовых ячеек; 2 –матрица буферных ячеек; 3,5,8 –ячейки матриц, 4,7,10 –буферные ячейки, 6,9 –макроячейки; 11,12 –горизонтальные каналы; 13 –вертикальные каналы

В данном типе БИС, как правило, основные функциональные элементы потребляют малое количество энергии, достаточное для обеспечения необходимого быстродействия. В свою очередь, буферные элементы, которые осуществляют внешние связи матричное БИС, потребляют более высокую мощность, что обусловлено необходимостью для согласования по уровням логического напряжения определённой величины, нагрузочной способности и помехоустойчивости. В состав ячеек входит множестворазнообразных активных и пассивных элементов. При этом к параметрам пассивных элементов предъявляются требования достаточно высокой точности и стабильности. В состав БМК, предназначенных для изготовления аналогоцифровых БИС, входят обычно две матрицы ячеек, для формирования соответственно аналоговых и цифровых устройств. Базовые матричные кристаллы для цифровых и аналоговых БИС формируютсяна основе биполярных транзисторов и полевых транзисторов с изолированным затвором. В аналоговых БИС широкое применение получили биполярные транзисторы с высокой крутизной проходной вольтамперной характеристики.В свою очередь матрицы могут состоять из однородных или неоднородных ячеек. В БМК, предназначенныхдля реализации цифровых БИС с невысокой степенью интеграции (около 1000 логических элементов)используются однородные ячейки, в то время как для цифровых БИС с высокой степенью интеграции (около 10000 логических элементов) и цифроаналоговых БИС –матрицы с неоднородными ячейками. Применяются два способа организации ячеек матрицы БМК:1.На основе элементов ячейки может быть сформирован один базовый логический элемент, выполняющий элементарную функцию (НЕ, ИНЕ, ИЛИНЕ с разветвлениями по входам и выходам). Для реализации более сложных функций используют несколько ячеек. Число, разновидности и параметры элементов определяются электрической схемой базового логического элемента.2.На основе элементов ячейки может быть сформирован любой функциональный элемент библиотеки. Типы элементови их число определяются электрической схемой самого сложного функционального элемента.При первом способе построения ячеек можно получить достаточно высокие коэффициент их использования в составе матрицы, коэффициент использования площади БМК и, соответственно,повышенную степень интеграции БИС. При втором способе построения ячеек БМК упрощается система автоматизированного проектирования БИС, так как посадочные места одинаковых по форме и размерам ячеек заранее определены. Однако, если в проектируемой БИС используется достаточно много простых функциональных элементов библиотеки с низким коэффициентом использования элементов ячейки, снижается коэффициент использования площади кристалла, а значит истепень интеграции БИС.В матричных БИС электрические соединения выполняются с помощью металлических (проводниковых) и полупроводниковых (монои поликристаллических) шин. Шины цепей питания и заземления, как правило, выполняются из алюминия, который характеризуется низким удельным сопротивлением. Легированные полупроводниковые шины, имеющие повышенноеудельное сопротивление, в основном применяются для реализации коротких слаботочных сигнальных цепей.Для создания электрических связей между элементами используется однои многоуровневая металлизация. По окончании проектирования, набор параметров и характеристик БМК должен быть достаточно полным для потребителя. К типовым параметрам и характеристикам БМК относятся:1.технология изготовления;2.число ячеек в кристалле;3.структура (набор элементов) ячейки;4.наименование, типовые электрические параметры, схемы и фрагменты типовых функциональных элементов, формируемых на основе элементов ячеек;5.параметры элементов вводавывода;6.число периферийных контактных площадок;7.требования к источнику питания;8.указания по расположению и использованию контактных площадок для цепей питания и заземления и др.;[1]БМК могут послужить основой для цифровых, аналоговых, цифроаналоговых и аналогоцифровых больших интегральных схем. В то же время, совокупность элементов БМК, предназначенных для применения в аналоговых БИС, позволяетформировать усилители, компараторы, аналоговые цифровые ключи и другие устройства.Не так давно основнымприменением БМК являлисьсредства вычислительной техники исистемы управления технологическими процессами. Некоторые БМК, например Т34ВГ1(КА1515ХМ1216), применялись в советских клонах компьютера ZX Spectrumв качестве контроллера внешних устройств. Аналог БМК —микросхема ULA в компьютерах Синклера. В настоящее время БМК в большинстве применений вытеснены ПЛИС(программируемая логическая интегральная схема–примечание автора), не требующими заводского производственного процесса для программирования и допускающими перепрограммирование. [2]Далее рассмотрим программируемые логические матрицы.Программируемые логические устройства имеют матричную структуру и шинную организацию элементов (каждый элемент соединяется вертикальными и горизонтальными шинами). В ПЛУ используются программируемые матрицы И, ИЛИ и их комбинации:непрограммируемое И –программируемое ИЛИ;программируемое И –непрограммируемое ИЛИ;программируемое И –программируемое ИЛИ.Существует две разновидности программируемых логических устройств:

программируемые в условиях производства специализированных БИС на основе кристалловполуфабрикатов с помощью одного заказного фотошаблона по технологии, подобной технологии изготовления матричных БИС;

программируемые потребителемизготовителем аппаратуры ©загрузкойª (введением информации) внутренних регистров или физическим воздействием на отдельные элементы матриц (пережигание перемычек, пробой диодов, изменение режимов работы полупроводниковых приборов).Логические устройства, программируемые потребителем, являются универсальными микроэлектронными устройствами, которые ©настраиваютсяª на заданную функцию с помощью автоматических программаторов.В практике широко используются такие разновидности ПЛУ, как программируемые логические матрицы (ПЛМ) и программируемые постоянные запоминающие устройства (ППЗУ).Применение ПЛМ позволяет уменьшить количество логических элементов и связей в логических устройствах, что особенно важно для регулярных структур, реализуемых на кристаллах БИС.Разработаны и применяются однократно программируемые ПЛМ и многократно программируемые –репрограммируемые ПЛМ (РПЛМ). Развиваются методы проектирования и производства матричных БИС с реконструируемыми соединениями (МаБИСРС) и с программируемой архитектурой (МаБИСПА) –субсистемына пластинах.Программирование с использованием масок (фотошаблонов) металлизации или контактных окон в оксиде широко применяется в ПЛМ на основе биполярных транзисторов и диодов. На рис.2 показана схема соединений элементов в диодной ПЛМ. Входные сигналы положительной полярности подаются на входы а –е, произведения М0 –М2 снимаются с нагрузочных резисторов R. Преимуществами диодных матриц являются простота и малая занимаемая на кристалле площадь, а недостатком –значительные токи, потребляемые по входам матрицы.Использование многоэмиттерных транзисторов вместо диодов позволяет существенно уменьшить входные токи (в BN раз, BN –нормальный коэффициент передачи тока транзистора) и повысить быстродействие ПЛМ. На рис.3 представлена схема фрагмента ПЛМ на биполярных многоэмиттерных транзисторах.Матрицы на основе МОПтранзисторов обеспечивают наиболее высокую плотность компоновки элементов, имеют минимальную потребляемую мощность, однако уступают по быстродействию матрицам на биполярных транзисторах.Достоинством ПЛМ с масочным программированием являются малая площадь и высокая надежность, что обусловило их широкое применение в составе специализированных и микропроцессорных БИС. Такие ПЛМ однократно программируются изготовителем в процессе производствамикросхемы, что сужает область их применения.Большей гибкостью, особенно при использовании в периферийных устройствах, обладают электрически программируемые ПЛМ, “настройка” которых на реализацию заданных функций выполняется пользователем.

Рисунок 2 –Фрагмент диодной ПЛМ

Рисунок 3 –Фрагмент ПЛМ на БТ

На рис.4 показанынаиболее распространенные элементы матрицс электрическим программированием. Программирование осуществляется расплавлением перемычек (обычно нихромовых или поликремниевых) или пробоем диодов (pn переходов или барьеров Шотки).

Рисунок 4 –Элементы ПЛМ с электрическим программированием

Перемычки имеют сопротивление около 10 Ом и расплавляются (размыкаются) при пропускании через них импульса тока, амплитуда которого значительно больше амплитуды тока считывания. Для разрушения нихромовых или поликремниевых перемычек достаточно тока 20…50 мА; время расплавления составляет 10…200 мс.Диоды пробиваются (закорачиваются) при подаче импульса обратного напряжения от источника с небольшим внутренним сопротивлением, дающим достаточный ток (200…300 мА). Это вызывает лавинный и термический пробой pn переходов (барьера Шотки) и миграцию частиц металла внутрь полупроводника с образованием надежного низкоомного контакта (штриховые линии на рис.4). Время образования цепи 0,02…0,05 мс.Для электрического программирования и контроля ПЛМ используются специальные установки, управляемые ЭВМ. Исходной информацией для программирования и контроля являются:таблица истинности;признак пережигания (пробоя) лог. единиц или нулей (в зависимости от начальной информации незапрограммированной ПЛМ);параметры программирующих импульсов.Управляющая программа делает перебор адресов на входах от 00…0 до 11…1. На ПЛМ подаются питающие напряжения, а при наличии в исходной информации признаков программирования –импульс пережигания (пробоя). После программирования выполняется контроль и результат проверки с указанием совпадения (несовпадения) с таблицей истинности выводится на печать.ПЛМ применяются в современных периферийных и основных компьютерных устройствах платы расширения в системе Plug and Play, которые и имеют специальную микросхему —ПЛИС. Она позволяет плате сообщать свой идентификатор и список требуемых и поддерживаемых ресурсов.[3]Для создания СБИС(сверх больших интегральных схем)и субсистем на пластинах применяют регулярные структуры (рис.5) с матрицей ячеек достаточно большой степени интеграции. Программирование элементов соединений выполняется их созданием или нарушением.

Рисунок 5 –Фрагмент БИС с реконструируемымисоединениями

Матричные БИС с реконструируемыми соединениями обычно создают на основе КМОПтранзисторов, характеризующихся минимальной потребляемой мощностью. Для таких транзисторов применимы все типы перемычек.Перспективным является использование матричных БИС с реконструируемыми соединениями для построения многопроцессорных субсистем. Контакты между соединительными проводниками различных уровней программируются лучом лазера (расплавляется диэлектрик), некоторые связи разрезаются.Лазерное реконструирование при управлении от ЭВМ длится около 1 ч. Такие микросистемы могут содержать до 100 миллионов транзисторов.Плотность компоновки для СБИС при минимальном размере элементов 0,5…2 мкм достигает 20 тысяч транзисторов на квадратный миллиметр.Внастоящее время существуютэлементыпамяти, сохраняющие информацию при отключении напряжения питания, что позволяет создавать ПЛМ со стиранием и перезаписью реализуемых функций –репрограммируемые логические матрицы (РПЛМ).Значительное распространение в РПЛМ получили МОПтранзисторы с плавающим затвором и лавинной инжекцией (рис.6). Структура такого транзистора аналогична обычному МОПтранзистору с поликремниевым затвором, который гальванически не связан с остальной схемой. В исходном состоянии транзистор не проводит ток (см. рис.6,а). Для перехода в проводящее состояние (запись) между истоком и стоком транзистора прикладывается достаточно большое напряжение (около 50 В) в течение примерно 5 мс. Это вызывает лавинный пробой истокового (стокового) pn перехода и инжекцию электронов в поликремниевый затвор. Заряд, примерно равный 107 Кл/см2,захваченный затвором (см. рис.6,б), индуцирует канал, соединяющий исток и сток, и может сохраняться длительное время (10…100 лет) после снятия напряжения, так как затвор окружен оксидным слоем, имеющим очень малую проводимость.Стирание информации осуществляется при облучении ультрафиолетовыми лучами сэнергией, достаточной для выбивания электронов из затвораи переноса их в подложку (рис.6). Стирание можно также осуществить, используя ионизирующее, например рентгеновское излучение.Считывание информации из матрицы выполняется при подаче напряжения питания 5…15 В и контроле тока, протекающего через транзистор.Для организации выборки определенных ячеек вматрицу (см. рис.6,в) последовательно с транзисторами с плавающими затворами включают обычные МОПтранзисторы.

Рис.6. ПЛМ на МОПтранзисторах с плавающим затвором:а) выключенный (стертый) запоминающий транзистор;б)включенный запоминающий транзистор;в) фрагмент матрицы (транзистор выборки Тв, запоминающий транзистор Тз);1 –исток; 2 –плавающий затвор из поликристаллического кремния; 3 –сток; 4 –инжектированный заряд; 5 –область обеднения

Наряду с БИСс реконструируемыми соединениями развивается направление, связанное с созданием БИС и СБИС с программируемой архитектурой и выполняемых в виде субсистем на пластинах. Перестройка архитектуры субсистемы осуществляется с помощью встроенных элементов коммутации с памятью. Причем элементы памяти могут выполняться как на типовых МОПили КМОПтранзисторах, так и на транзисторах с лавинной инжекцией.На рис.7представлена структурная схема матричной БИС с программируемой архитектурой. Шина управления (ШУ) служит для записи в блоки распределенной памяти (П) кодов настройки (программирования) архитектуры субсистемы на определенную задачу. Решающие блоки матрицы (М) соединяются между собой распределенными коммутаторами (К) через коммутационную шину (ШК).

Рисунок 7 –Структурная схема матричной БИС с программируемой архитектурой

Применение СБИС с программируемой архитектурой позволяет получить очень высокую плотность компоновки, автоматизировать процесс сборки.

Ссылки на источники1.Образовательный сайт www.studfiles.ruURL: http://www.studfiles.ru/dir/cat39/subj1381/file15398/view155035/page2.html2.Свободная энциклопедия Википедия URL: http://ru.wikipedia.org/wiki/%D0%91%D0%9C%D0%9A3.Свободная энциклопедия ВикипедияURL: http://ru.wikipedia.org/wiki/%D0%9F%D0%9B%D0%98%D0%A1

Konyaev Ivan Sergeyevich,3rd year student of Armavir Institute of Mechanics and Technology (branch) Kuban State University of Technology, ArmavirMonogarov Sergey Ivanovich,Candidate of Technical Sciences, Associate Professor of inplant electrical equipment and automation, Armavir Institute of Mechanics and Technology (branch) Kuban State University of Technology, ArmavirPrinciples of building largescale integrated schemesAbstract:This article focuses on research of the principles of construction of largescale integrated circuits (LSIs).Keywords:BIS, a large integrated circuit, the base matrix crystals, programmable logic devices.